摘要: 采用DSP和FPGA协同技术设计实现了一个高性能的MPEG-4视频编码器。FPGA模块完成视频采集、YUV分离、数据I/O等功能,而使用DSP专一进行视频压缩编码。针对DSP片内资源特点设计了片内存储器数据分配方案,并根据该方案优化了MPEG-4视频压缩的数据流模式。提出了基于宏块空间复杂度的宏块类型判断算法,有效地降低了视频压缩算法的计算复杂度。测试结果表明,采用MPEG-4视频标准该视频编码器每秒能够压缩39.2帧CIF图像。
中图分类号:
牛建伟;胡建平;毛士艺. 基于DSP和FPGA的视频编码器协同设计与算法优化实现[J]. 航空学报, 2005, 26(1): 90-93.
NIU Jian-wei;HU Jian-ping;MAO Shi-yi. Hardware Design and Algorithm Optimization of Video Encoder Based on DSP and FPGA Techniques[J]. ACTA AERONAUTICAET ASTRONAUTICA SINICA, 2005, 26(1): 90-93.